女生裸体插入无遮挡免费观看_美女啪啪国产_色欲aⅴ无码精品东京热_草莓视频色版下载还会玩转热点_337P人体粉嫩久久久_废柴视频网fcw播放最多国产日韩_一级a2019在线观看_欧美专区亚洲综合第一页_综合图区自拍第一页_在线免费国产精品黄片

值得信賴的PCB&PCBA制造服務(wù)平臺

印刷電路板如何進行抗干擾設(shè)計

2013
09/25
本篇文章來自
捷多邦

印刷電路板如何進行抗干擾設(shè)計

1. 可用串個電阻的辦法,降低控制電路上下沿跳變速率。
2. 盡量讓時鐘信號電路周圍的電勢趨近于0,用地線將時鐘區(qū)圈起來,時鐘線要盡量短。
3. I/O驅(qū)動電路盡量靠近印制板邊。
4. 閑置不用的門電路輸出端不要懸空,閑置不用的運放正輸入端要接地,負輸入端接輸出端。
5. 盡量用45°折線而不用90°折線, 布線以減小高頻信號對外的發(fā)射與耦合。
6. 時鐘線垂直于I/O線比平行于I/O線干擾小。
6. 元件的引腳要盡量短。
8. 石英晶振下面和對噪聲特別敏感的元件下面不要走線。
9. 弱信號電路、低頻電路周圍地線不要形成電流環(huán)路。
10. 需要時,線路中加鐵氧體高頻扼流圈,分離信號、噪聲、電源、地。
印制板上的一個過孔大約引起0.6pF的電容;一個集成電路本身的封裝材料引起2pF~10pF的分布電容;一個線路板上的接插件,有520μH的分布電感;一個雙列直插的24引腳集成電路插座,引入4μH~18μH的分布電感。

the end
400-852-8880
微信公眾號
掃一掃,關(guān)注微信公眾號立即了解計價、生產(chǎn)進度、訂單消息。